mmSPI_BARYC_CNTL_BASE_IDX 6315 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmSPI_BARYC_CNTL_BASE_IDX 1 mmSPI_BARYC_CNTL_BASE_IDX 3909 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmSPI_BARYC_CNTL_BASE_IDX 1 mmSPI_BARYC_CNTL_BASE_IDX 4161 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmSPI_BARYC_CNTL_BASE_IDX 1 mmSPI_BARYC_CNTL_BASE_IDX 4113 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmSPI_BARYC_CNTL_BASE_IDX 1