mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 10181 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 1 mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 2961 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 0 mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 3213 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 0 mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 6817 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmSE_CAC_CGTT_CLK_CTRL_BASE_IDX 1