mmRLC_CP_SCHEDULERS_BASE_IDX 9509 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmRLC_CP_SCHEDULERS_BASE_IDX                                                                   1
mmRLC_CP_SCHEDULERS_BASE_IDX 6177 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmRLC_CP_SCHEDULERS_BASE_IDX                                                                   1
mmRLC_CP_SCHEDULERS_BASE_IDX 6421 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmRLC_CP_SCHEDULERS_BASE_IDX                                                                   1
mmRLC_CP_SCHEDULERS_BASE_IDX 6397 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmRLC_CP_SCHEDULERS_BASE_IDX                                                                   1