mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX 2377 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX                                                           0
mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX  351 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX                                                           0
mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX  345 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX                                                           0
mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX  339 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmPA_SC_BINNER_EVENT_CNTL_2_BASE_IDX                                                           0