mmPA_CL_UCP_5_Z_BASE_IDX 6235 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmPA_CL_UCP_5_Z_BASE_IDX 1 mmPA_CL_UCP_5_Z_BASE_IDX 3831 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmPA_CL_UCP_5_Z_BASE_IDX 1 mmPA_CL_UCP_5_Z_BASE_IDX 4083 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmPA_CL_UCP_5_Z_BASE_IDX 1 mmPA_CL_UCP_5_Z_BASE_IDX 4033 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmPA_CL_UCP_5_Z_BASE_IDX 1