mmPA_CL_UCP_1_Y_BASE_IDX 6201 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmPA_CL_UCP_1_Y_BASE_IDX 1 mmPA_CL_UCP_1_Y_BASE_IDX 3797 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmPA_CL_UCP_1_Y_BASE_IDX 1 mmPA_CL_UCP_1_Y_BASE_IDX 4049 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmPA_CL_UCP_1_Y_BASE_IDX 1 mmPA_CL_UCP_1_Y_BASE_IDX 3999 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmPA_CL_UCP_1_Y_BASE_IDX 1