mmPA_CL_UCP_1_X_BASE_IDX 6199 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmPA_CL_UCP_1_X_BASE_IDX                                                                       1
mmPA_CL_UCP_1_X_BASE_IDX 3795 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmPA_CL_UCP_1_X_BASE_IDX                                                                       1
mmPA_CL_UCP_1_X_BASE_IDX 4047 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmPA_CL_UCP_1_X_BASE_IDX                                                                       1
mmPA_CL_UCP_1_X_BASE_IDX 3997 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmPA_CL_UCP_1_X_BASE_IDX                                                                       1