mmPA_CL_UCP_0_W_BASE_IDX 6197 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmPA_CL_UCP_0_W_BASE_IDX 1 mmPA_CL_UCP_0_W_BASE_IDX 3793 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmPA_CL_UCP_0_W_BASE_IDX 1 mmPA_CL_UCP_0_W_BASE_IDX 4045 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmPA_CL_UCP_0_W_BASE_IDX 1 mmPA_CL_UCP_0_W_BASE_IDX 3995 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmPA_CL_UCP_0_W_BASE_IDX 1