mmHUBPREQ1_DCN_SURF0_TTU_CNTL1_BASE_IDX 2719 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_1_0_offset.h #define mmHUBPREQ1_DCN_SURF0_TTU_CNTL1_BASE_IDX                                                        2
mmHUBPREQ1_DCN_SURF0_TTU_CNTL1_BASE_IDX 2641 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_0_0_offset.h #define mmHUBPREQ1_DCN_SURF0_TTU_CNTL1_BASE_IDX                                                        2
mmHUBPREQ1_DCN_SURF0_TTU_CNTL1_BASE_IDX 2541 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_1_0_offset.h #define mmHUBPREQ1_DCN_SURF0_TTU_CNTL1_BASE_IDX                                                        2