mmHUBPREQ1_DCN_CUR0_TTU_CNTL0_BASE_IDX 2725 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_1_0_offset.h #define mmHUBPREQ1_DCN_CUR0_TTU_CNTL0_BASE_IDX 2 mmHUBPREQ1_DCN_CUR0_TTU_CNTL0_BASE_IDX 2647 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_0_0_offset.h #define mmHUBPREQ1_DCN_CUR0_TTU_CNTL0_BASE_IDX 2 mmHUBPREQ1_DCN_CUR0_TTU_CNTL0_BASE_IDX 2547 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_1_0_offset.h #define mmHUBPREQ1_DCN_CUR0_TTU_CNTL0_BASE_IDX 2