mmDPP_TOP2_DPP_CRC_VAL_R_G_BASE_IDX 4416 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_1_0_offset.h #define mmDPP_TOP2_DPP_CRC_VAL_R_G_BASE_IDX 2 mmDPP_TOP2_DPP_CRC_VAL_R_G_BASE_IDX 5393 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_0_0_offset.h #define mmDPP_TOP2_DPP_CRC_VAL_R_G_BASE_IDX 2 mmDPP_TOP2_DPP_CRC_VAL_R_G_BASE_IDX 4455 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_1_0_offset.h #define mmDPP_TOP2_DPP_CRC_VAL_R_G_BASE_IDX 2