mmDPP_TOP1_DPP_CRC_CTRL_BASE_IDX 3945 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_1_0_offset.h #define mmDPP_TOP1_DPP_CRC_CTRL_BASE_IDX 2 mmDPP_TOP1_DPP_CRC_CTRL_BASE_IDX 4823 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_0_0_offset.h #define mmDPP_TOP1_DPP_CRC_CTRL_BASE_IDX 2 mmDPP_TOP1_DPP_CRC_CTRL_BASE_IDX 3885 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_1_0_offset.h #define mmDPP_TOP1_DPP_CRC_CTRL_BASE_IDX 2