mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX 7085 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX                                                             1
mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX 4603 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX                                                             1
mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX 4855 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX                                                             1
mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX 4811 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmCP_SC_PSINVOC_COUNT1_HI_BASE_IDX                                                             1