mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX 5307 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX                                                            0
mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX 2819 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX                                                            0
mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX 3069 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX                                                            0
mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX 3025 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmCP_HQD_PQ_WPTR_POLL_ADDR_BASE_IDX                                                            0