mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX 5379 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX                                                              0
mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX 2891 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX                                                              0
mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX 3141 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX                                                              0
mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX 3097 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmCP_HQD_CNTL_STACK_SIZE_BASE_IDX                                                              0