mmCP_CPC_GFX_CNTL_BASE_IDX 5159 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmCP_CPC_GFX_CNTL_BASE_IDX 0 mmCP_CPC_GFX_CNTL_BASE_IDX 2649 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmCP_CPC_GFX_CNTL_BASE_IDX 0 mmCP_CPC_GFX_CNTL_BASE_IDX 2923 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmCP_CPC_GFX_CNTL_BASE_IDX 0 mmCP_CPC_GFX_CNTL_BASE_IDX 2857 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmCP_CPC_GFX_CNTL_BASE_IDX 0