UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT  782 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_5_0_sh_mask.h #define UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT 0xe
UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT  494 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_1_0_sh_mask.h #define UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT                                                                 0xe
UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT 3250 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_0_0_sh_mask.h #define UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT                                                                 0xe
UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT 2124 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_5_sh_mask.h #define UVD_SUVD_CGC_STATUS__SCLR_DCLK__SHIFT                                                                 0xe