UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT  219 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_4_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT 0x0000000b
UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT  290 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_4_2_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT 0xb
UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT  314 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_5_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT 0xb
UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT  316 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_6_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT 0xb
UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT 1989 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_0_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT                                                                   0xb
UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT 2037 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_5_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_VCLK__SHIFT                                                                   0xb