UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 217 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_4_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 0x00000009 UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 286 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_4_2_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 0x9 UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 310 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_5_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 0x9 UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 312 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_6_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 0x9 UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 1987 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_0_0_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 0x9 UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 2035 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_5_sh_mask.h #define UVD_CGC_UDEC_STATUS__DB_SCLK__SHIFT 0x9