Searched refs:MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK (Results 1 – 6 of 6) sorted by relevance
2304 dmd = (dmd & MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK) * 16; in mpt2sas_base_update_missing_delay()2306 dmd = dmd & MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK; in mpt2sas_base_update_missing_delay()2325 MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK) * 16; in mpt2sas_base_update_missing_delay()2328 dmd & MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK; in mpt2sas_base_update_missing_delay()
4776 MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK) * 16; in _scsih_sas_host_add()4779 MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK; in _scsih_sas_host_add()
2452 dmd = (dmd & MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK) * 16; in mpt3sas_base_update_missing_delay()2454 dmd = dmd & MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK; in mpt3sas_base_update_missing_delay()2473 MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK) * 16; in mpt3sas_base_update_missing_delay()2476 dmd & MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK; in mpt3sas_base_update_missing_delay()
4378 MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK) * 16; in _scsih_sas_host_add()4381 MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK; in _scsih_sas_host_add()
2089 #define MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK (0x7F) macro
2017 #define MPI2_SASIOUNIT1_REPORT_MISSING_TIMEOUT_MASK (0x7F) macro