Lines Matching refs:v1
391 err3; lvx v1,r0,r4
393 err3; stvx v1,r0,r3
397 err3; lvx v1,r0,r4
400 err3; stvx v1,r0,r3
407 err3; lvx v1,r4,r10
412 err3; stvx v1,r3,r10
442 err4; lvx v1,r4,r15
451 err4; stvx v1,r3,r15
468 err3; lvx v1,r4,r10
473 err3; stvx v1,r3,r10
478 err3; lvx v1,r0,r4
481 err3; stvx v1,r0,r3
486 err3; lvx v1,r0,r4
488 err3; stvx v1,r0,r3
568 err3; lvx v1,r0,r4
569 VPERM(v8,v0,v1,v16)
573 vor v0,v1,v1
576 err3; lvx v1,r0,r4
577 VPERM(v8,v0,v1,v16)
579 VPERM(v9,v1,v0,v16)
590 err3; lvx v1,r4,r10
591 VPERM(v10,v2,v1,v16)
593 VPERM(v11,v1,v0,v16)
633 err4; lvx v1,r4,r15
634 VPERM(v14,v2,v1,v16)
636 VPERM(v15,v1,v0,v16)
663 err3; lvx v1,r4,r10
664 VPERM(v10,v2,v1,v16)
666 VPERM(v11,v1,v0,v16)
675 err3; lvx v1,r0,r4
676 VPERM(v8,v0,v1,v16)
678 VPERM(v9,v1,v0,v16)
685 err3; lvx v1,r0,r4
686 VPERM(v8,v0,v1,v16)