Lines Matching refs:u32
19 u32 int_status; /* 0x000 */
20 u32 int_enable;
49 u32 dma_master;
73 u32 out_dma_start;
74 u32 out_dma_end;
75 u32 out_dma_current;
78 u32 in_dma_start;
79 u32 in_dma_end;
80 u32 in_dma_current;
82 u32 power_detect;
90 u32 ep_fifo [4]; /* 0x200 */
92 u32 ep_mode [4]; /* only 1-3 valid */
95 u32 ep_status [4];
111 u32 EPxSizeLA[4];
115 u32 EPxSizeLB[4]; /* only 1,2 valid */
117 u32 EPxSizeHA[4]; /* only 1-3 valid */
119 u32 EPxSizeHB[4]; /* only 1,2 valid */
123 u32 bRequestType; /* 0x300 */
124 u32 bRequest;
125 u32 wValueL;
126 u32 wValueH;
127 u32 wIndexL;
128 u32 wIndexH;
129 u32 wLengthL;
130 u32 wLengthH;
133 u32 SetupRecv; /* 0x320 */
134 u32 CurrConfig;
135 u32 StdRequest;
136 u32 Request;
137 u32 DataSet;
143 u32 UsbState;
148 u32 EOP;
150 u32 Command; /* 0x340 */
162 u32 EPxSingle;
164 u32 EPxBCS;
166 u32 IntControl;
170 u32 reqmode; // 0x360 standard request mode, low 8 bits
180 u32 ReqMode;
182 u32 PortStatus; /* 0x380 */
184 u32 address;
185 u32 buff_test;
187 u32 UsbReady;
189 u32 SetDescStall; /* 0x3a0 */
194 u32 descriptors[DESC_LEN]; /* 0x800 */
220 u32 __iomem *reg_fifo;
221 u32 __iomem *reg_mode;
222 u32 __iomem *reg_status;
258 u32 int_enable;