Lines Matching refs:dcr
255 u32 dcr; in di_handle_failure_state() local
262 dcr = readl(imxdi->ioaddr + DCR); in di_handle_failure_state()
264 if (dcr & DCR_FSHL) { in di_handle_failure_state()
293 u32 dcr, sec; in di_handle_invalid_state() local
312 dcr = readl(imxdi->ioaddr + DCR); in di_handle_invalid_state()
313 if (!(dcr & DCR_TCE)) { in di_handle_invalid_state()
314 if (dcr & DCR_TCHL) { in di_handle_invalid_state()
319 if (dcr & DCR_TCSL) { in di_handle_invalid_state()
340 di_write_busy_wait(imxdi, dcr | DCR_TCE, DCR); in di_handle_invalid_state()
350 u32 dcr; in di_handle_invalid_and_failure_state() local
359 dcr = __raw_readl(imxdi->ioaddr + DCR); in di_handle_invalid_and_failure_state()
360 if (dcr & DCR_TDCHL) { in di_handle_invalid_and_failure_state()
375 if (dcr & DCR_TDCSL) { in di_handle_invalid_and_failure_state()
569 u32 dcr, dsr; in dryice_rtc_set_mmss() local
572 dcr = readl(imxdi->ioaddr + DCR); in dryice_rtc_set_mmss()
575 if (!(dcr & DCR_TCE) || (dsr & DSR_SVF)) { in dryice_rtc_set_mmss()
576 if (dcr & DCR_TCHL) { in dryice_rtc_set_mmss()
581 if ((dcr & DCR_TCSL) || (dsr & DSR_SVF)) { in dryice_rtc_set_mmss()