Lines Matching refs:stw
223 stw r3,__secondary_hold_acknowledge@l(0)
270 stw r10,_CCR(r11); /* save registers */ \
271 stw r12,GPR12(r11); \
272 stw r9,GPR9(r11); \
274 stw r10,GPR10(r11); \
276 stw r12,GPR11(r11); \
278 stw r10,_LINK(r11); \
281 stw r1,GPR1(r11); \
282 stw r1,0(r11); \
286 stw r0,GPR0(r11); \
289 stw r10,8(r11); \
314 stw r10,_TRAP(r11); \
390 stw r10,_DSISR(r11)
424 stw r4,_DAR(r11)
426 stw r5,_DSISR(r11)
522 stw r0,0(r2) /* update PTE (accessed bit) */
596 stw r0,0(r2) /* update PTE (accessed bit) */
680 stw r0,0(r2) /* update PTE (accessed/dirty bits) */
810 stw r3, __secondary_hold_acknowledge@l(0)
857 stw r0,0(r3)
996 stw r5, 0xf0(r0) /* This much match your Abatron config */
1000 stw r6, 0(r5)
1035 stw r4, 0x4(r5)