Lines Matching refs:d16

539 	vldmia	r0,{d16-d23}		@ load context
547 vadd.i64 d16,d30 @ h+=Maj from the past
560 vshr.u64 d24,d16,#28
563 vshr.u64 d25,d16,#34
564 vsli.64 d24,d16,#36
566 vshr.u64 d26,d16,#39
568 vsli.64 d25,d16,#30
569 veor d30,d16,d17
570 vsli.64 d26,d16,#25
606 veor d30,d23,d16
610 vbsl d30,d17,d16 @ Maj(a,b,c)
647 vbsl d30,d16,d23 @ Maj(a,b,c)
686 vadd.i64 d16,d27
689 vshr.u64 d24,d16,#14 @ 4
693 vshr.u64 d25,d16,#18
697 vshr.u64 d26,d16,#41
699 vsli.64 d24,d16,#50
700 vsli.64 d25,d16,#46
701 vmov d29,d16
702 vsli.64 d26,d16,#23
744 vbsl d29,d16,d17 @ Ch(e,f,g)
781 vbsl d29,d23,d16 @ Ch(e,f,g)
821 vadd.i64 d27,d29,d16
830 veor d16,d24,d25
833 veor d16,d26 @ Sigma0(a)
836 @ vadd.i64 d16,d30
843 vadd.i64 d16,d30 @ h+=Maj from the past
856 vshr.u64 d24,d16,#28
859 vshr.u64 d25,d16,#34
860 vsli.64 d24,d16,#36
862 vshr.u64 d26,d16,#39
864 vsli.64 d25,d16,#30
865 veor d30,d16,d17
866 vsli.64 d26,d16,#25
902 veor d30,d23,d16
906 vbsl d30,d17,d16 @ Maj(a,b,c)
943 vbsl d30,d16,d23 @ Maj(a,b,c)
982 vadd.i64 d16,d27
985 vshr.u64 d24,d16,#14 @ 12
989 vshr.u64 d25,d16,#18
993 vshr.u64 d26,d16,#41
995 vsli.64 d24,d16,#50
996 vsli.64 d25,d16,#46
997 vmov d29,d16
998 vsli.64 d26,d16,#23
1040 vbsl d29,d16,d17 @ Ch(e,f,g)
1077 vbsl d29,d23,d16 @ Ch(e,f,g)
1117 vadd.i64 d27,d29,d16
1126 veor d16,d24,d25
1129 veor d16,d26 @ Sigma0(a)
1132 @ vadd.i64 d16,d30
1138 vadd.i64 d16,d30 @ h+=Maj from the past
1169 vshr.u64 d24,d16,#28
1172 vshr.u64 d25,d16,#34
1173 vsli.64 d24,d16,#36
1175 vshr.u64 d26,d16,#39
1177 vsli.64 d25,d16,#30
1178 veor d30,d16,d17
1179 vsli.64 d26,d16,#25
1215 veor d30,d23,d16
1219 vbsl d30,d17,d16 @ Maj(a,b,c)
1270 vbsl d30,d16,d23 @ Maj(a,b,c)
1309 vadd.i64 d16,d27
1329 vshr.u64 d24,d16,#14 @ from NEON_00_15
1331 vshr.u64 d25,d16,#18 @ from NEON_00_15
1333 vshr.u64 d26,d16,#41 @ from NEON_00_15
1336 vsli.64 d24,d16,#50
1337 vsli.64 d25,d16,#46
1338 vmov d29,d16
1339 vsli.64 d26,d16,#23
1381 vbsl d29,d16,d17 @ Ch(e,f,g)
1432 vbsl d29,d23,d16 @ Ch(e,f,g)
1472 vadd.i64 d27,d29,d16
1481 veor d16,d24,d25
1484 veor d16,d26 @ Sigma0(a)
1487 @ vadd.i64 d16,d30
1490 vadd.i64 d16,d30 @ h+=Maj from the past
1521 vshr.u64 d24,d16,#28
1524 vshr.u64 d25,d16,#34
1525 vsli.64 d24,d16,#36
1527 vshr.u64 d26,d16,#39
1529 vsli.64 d25,d16,#30
1530 veor d30,d16,d17
1531 vsli.64 d26,d16,#25
1567 veor d30,d23,d16
1571 vbsl d30,d17,d16 @ Maj(a,b,c)
1622 vbsl d30,d16,d23 @ Maj(a,b,c)
1661 vadd.i64 d16,d27
1681 vshr.u64 d24,d16,#14 @ from NEON_00_15
1683 vshr.u64 d25,d16,#18 @ from NEON_00_15
1685 vshr.u64 d26,d16,#41 @ from NEON_00_15
1688 vsli.64 d24,d16,#50
1689 vsli.64 d25,d16,#46
1690 vmov d29,d16
1691 vsli.64 d26,d16,#23
1733 vbsl d29,d16,d17 @ Ch(e,f,g)
1784 vbsl d29,d23,d16 @ Ch(e,f,g)
1824 vadd.i64 d27,d29,d16
1833 veor d16,d24,d25
1836 veor d16,d26 @ Sigma0(a)
1839 @ vadd.i64 d16,d30
1842 vadd.i64 d16,d30 @ h+=Maj from the past
1848 vstmia r0,{d16-d23} @ save context