Lines Matching refs:readl
50 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_direction_input()
77 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_direction_output()
96 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_get_value()
109 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_set_value()
128 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_set_debounce()
226 pin_reg = readl(gpio_dev->base + i * 4); in amd_gpio_dbg_show()
333 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_enable()
357 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_disable()
372 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_mask()
386 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_unmask()
400 reg = readl(gpio_dev->base + WAKE_INT_MASTER_REG); in amd_gpio_irq_eoi()
415 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_set_type()
511 reg = readl(gpio_dev->base + WAKE_INT_STATUS_REG1); in amd_gpio_irq_handler()
515 reg = readl(gpio_dev->base + WAKE_INT_STATUS_REG0); in amd_gpio_irq_handler()
526 pin_reg = readl(gpio_dev->base + in amd_gpio_irq_handler()
546 reg = readl(gpio_dev->base + WAKE_INT_MASTER_REG); in amd_gpio_irq_handler()
602 pin_reg = readl(gpio_dev->base + pin*4); in amd_pinconf_get()
647 pin_reg = readl(gpio_dev->base + pin*4); in amd_pinconf_set()