Lines Matching refs:evt2irq

8 #define DMTE0_IRQ	evt2irq(0x800)
9 #define DMTE4_IRQ evt2irq(0xb80)
10 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
13 #define DMTE0_IRQ evt2irq(0x800)
14 #define DMTE4_IRQ evt2irq(0xb80)
15 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
18 #define DMTE0_IRQ evt2irq(0x640)
19 #define DMTE4_IRQ evt2irq(0x780)
20 #define DMAE0_IRQ evt2irq(0x6c0)
23 #define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
24 #define DMTE4_IRQ evt2irq(0xb80) /* DMAC0B */
25 #define DMTE6_IRQ evt2irq(0x700)
26 #define DMTE8_IRQ evt2irq(0x740) /* DMAC1A */
27 #define DMTE9_IRQ evt2irq(0x760)
28 #define DMTE10_IRQ evt2irq(0xb00) /* DMAC1B */
29 #define DMTE11_IRQ evt2irq(0xb20)
30 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
31 #define DMAE1_IRQ evt2irq(0xb40) /* DMA Error IRQ*/
35 #define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
36 #define DMTE4_IRQ evt2irq(0xb80) /* DMAC0B */
37 #define DMTE6_IRQ evt2irq(0x700)
38 #define DMTE8_IRQ evt2irq(0x740) /* DMAC1A */
39 #define DMTE9_IRQ evt2irq(0x760)
40 #define DMTE10_IRQ evt2irq(0xb00) /* DMAC1B */
41 #define DMTE11_IRQ evt2irq(0xb20)
42 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
43 #define DMAE1_IRQ evt2irq(0xb40) /* DMA Error IRQ*/
47 #define DMTE0_IRQ evt2irq(0x640)
48 #define DMTE4_IRQ evt2irq(0x780)
49 #define DMTE6_IRQ evt2irq(0x7c0)
50 #define DMTE8_IRQ evt2irq(0xd80)
51 #define DMTE9_IRQ evt2irq(0xda0)
52 #define DMTE10_IRQ evt2irq(0xdc0)
53 #define DMTE11_IRQ evt2irq(0xde0)
54 #define DMAE0_IRQ evt2irq(0x6c0) /* DMA Error IRQ */
58 #define DMTE0_IRQ evt2irq(0x620)
59 #define DMTE4_IRQ evt2irq(0x6a0)
60 #define DMTE6_IRQ evt2irq(0x880)
61 #define DMTE8_IRQ evt2irq(0x8c0)
62 #define DMTE9_IRQ evt2irq(0x8e0)
63 #define DMTE10_IRQ evt2irq(0x900)
64 #define DMTE11_IRQ evt2irq(0x920)
65 #define DMAE0_IRQ evt2irq(0x6e0) /* DMA Error IRQ0 */
66 #define DMAE1_IRQ evt2irq(0x940) /* DMA Error IRQ1 */