Lines Matching refs:mtspr

45 	mtspr	spr, reg
48 mtspr spr, reg
104 mtspr SPRN_SRR1,r0
107 mtspr SPRN_SRR0,r0
123 mtspr SPRN_SPRG_SCRATCH0,r10; \
124 mtspr SPRN_SPRG_SCRATCH1,r11; \
226 mtspr SPRN_DAR,r5 /* Tag DAR, to be used in DTLB Error */
254 mtspr SPRN_DAR,r5 /* Tag DAR, to be used in DTLB Error */
302 mtspr SPRN_DAR, r3
305 mtspr SPRN_SPRG_SCRATCH2, r10
357 mtspr SPRN_DAR, r11 /* Tag DAR */
366 mtspr SPRN_DAR, r3
369 mtspr SPRN_SPRG_SCRATCH2, r10
432 mtspr SPRN_DAR, r11 /* Tag DAR */
473 mtspr SPRN_DAR,r10 /* Tag DAR, to be used in DTLB Error */
503 mtspr SPRN_SPRG_SCRATCH2, r10
540 mtspr SPRN_DSISR, r10
639 mtspr SPRN_SPRG_THREAD,r4
676 mtspr SPRN_M_TW, r6
681 mtspr SPRN_SRR0,r4
682 mtspr SPRN_SRR1,r3
704 mtspr SPRN_SRR0,r3
705 mtspr SPRN_SRR1,r4
724 mtspr SPRN_MI_CTR, r8 /* Set instruction MMU control */
736 mtspr SPRN_MD_CTR, r10 /* Set data TLB control */
744 mtspr SPRN_MI_EPN, r8
745 mtspr SPRN_MD_EPN, r8
748 mtspr SPRN_MI_TWC, r8
749 mtspr SPRN_MD_TWC, r8
751 mtspr SPRN_MI_RPN, r8 /* Store TLB entry */
752 mtspr SPRN_MD_RPN, r8
754 mtspr SPRN_MI_AP, r8
755 mtspr SPRN_MD_AP, r8
762 mtspr SPRN_MD_CTR, r10
769 mtspr SPRN_MD_EPN, r8
772 mtspr SPRN_MD_TWC, r8
775 mtspr SPRN_MD_RPN, r8
781 mtspr SPRN_MD_CTR, r10
786 mtspr SPRN_MD_EPN, r8
789 mtspr SPRN_MD_TWC, r9
792 mtspr SPRN_MD_RPN, r11
795 mtspr SPRN_MD_CTR, r10
798 mtspr SPRN_MD_EPN, r8
799 mtspr SPRN_MD_TWC, r9
801 mtspr SPRN_MD_RPN, r11
809 mtspr SPRN_IC_CST, r8
810 mtspr SPRN_DC_CST, r8
812 mtspr SPRN_IC_CST, r8
814 mtspr SPRN_DC_CST, r8
820 mtspr SPRN_DC_CST, r8
822 mtspr SPRN_DC_CST, r8
861 mtspr SPRN_M_TW, r4 /* Update pointeur to level 1 table */
867 mtspr SPRN_M_CASID, r3 /* Update context */
884 mtspr 22, r3 /* Update Decrementer */