Lines Matching refs:clkctrl_offs
163 .clkctrl_offs = DM816X_CM_ALWON_MPU_CLKCTRL,
206 .clkctrl_offs = DM816X_CM_ALWON_UART_0_CLKCTRL,
227 .clkctrl_offs = DM816X_CM_ALWON_UART_1_CLKCTRL,
248 .clkctrl_offs = DM816X_CM_ALWON_UART_2_CLKCTRL,
286 .clkctrl_offs = DM816X_CM_ALWON_WDTIMER_CLKCTRL,
323 .clkctrl_offs = DM816X_CM_ALWON_I2C_0_CLKCTRL,
343 .clkctrl_offs = DM816X_CM_ALWON_I2C_1_CLKCTRL,
420 .clkctrl_offs = DM816X_CM_ALWON_GPIO_0_CLKCTRL,
446 .clkctrl_offs = DM816X_CM_ALWON_GPIO_1_CLKCTRL,
483 .clkctrl_offs = DM816X_CM_ALWON_GPMC_CLKCTRL,
515 .clkctrl_offs = DM816X_CM_DEFAULT_USB_CLKCTRL,
554 .clkctrl_offs = DM816X_CM_ALWON_TIMER_1_CLKCTRL,
575 .clkctrl_offs = DM816X_CM_ALWON_TIMER_2_CLKCTRL,
596 .clkctrl_offs = DM816X_CM_ALWON_TIMER_3_CLKCTRL,
617 .clkctrl_offs = DM816X_CM_ALWON_TIMER_4_CLKCTRL,
638 .clkctrl_offs = DM816X_CM_ALWON_TIMER_5_CLKCTRL,
659 .clkctrl_offs = DM816X_CM_ALWON_TIMER_6_CLKCTRL,
680 .clkctrl_offs = DM816X_CM_ALWON_TIMER_7_CLKCTRL,
742 .clkctrl_offs = DM816X_CM_ALWON_ETHERNET_0_CLKCTRL,
761 .clkctrl_offs = DM816X_CM_ALWON_ETHERNET_1_CLKCTRL,
807 .clkctrl_offs = DM816X_CM_ALWON_SDIO_CLKCTRL,
850 .clkctrl_offs = DM816X_CM_ALWON_SPI_CLKCTRL,
887 .clkctrl_offs = DM816X_CM_ALWON_MAILBOX_CLKCTRL,
910 .clkctrl_offs = DM816X_CM_ALWON_TPCC_CLKCTRL,
943 .clkctrl_offs = DM816X_CM_ALWON_TPTC0_CLKCTRL,
985 .clkctrl_offs = DM816X_CM_ALWON_TPTC1_CLKCTRL,
1027 .clkctrl_offs = DM816X_CM_ALWON_TPTC2_CLKCTRL,
1069 .clkctrl_offs = DM816X_CM_ALWON_TPTC3_CLKCTRL,